Phát triển hệ thống điện tử tiền xử lý cho buồng TPC nguyên mẫu trong thí nghiệm PandaX-III

( 0 đánh giá )
Miễn phí

Buồng TPC nguyên mẫu sử dụng 7 module Micromegas, mỗi module có 128 kênh anode dạng strip.

  • Hệ thống điện tử gồm 4 bo mạch tiền xử lý (FEC) với tổng cộng 1024 kênh, sử dụng chip AGET 64 kênh.
  • - Các thông số kỹ thuật đạt được: độ phi tuyến INL < 1%, nhiễu < 0.9 fC ở chế độ 1 µs và dải động 1 pC.
  • - Tín hiệu được xử lý qua mạch khuếch đại, lọc analog, lưu trữ bằng SCA và số hóa bằng ADC 12-bit.
  • - Thử nghiệm chung với nguồn phóng xạ 137Cs và 241Am cho kết quả bản đồ hit và phổ năng lượng rõ ràng.
  • - Hệ thống truyền dữ liệu qua cáp quang tốc độ 1 Gbps, kiểm tra độ tin cậy bằng sơ đồ mắt và tỷ lệ lỗi bit thấp.
  • - Thiết kế đáp ứng yêu cầu độ phân giải năng lượng < 3% FWHM tại giá trị Q của phân rã beta kép.